全部評(píng)論(3條)
-
- 華顏淺笑8023 2017-05-26 00:00:00
- 數(shù)字頻率計(jì)簡(jiǎn)單些
-
贊(7)
回復(fù)(0)
-
- rter123ee 2017-05-25 00:00:00
- 看你要用什么測(cè)量方法,
-
贊(1)
回復(fù)(0)
-
- canlan1981525 2017-05-27 00:00:00
- 的確要加。 頻率計(jì):模擬信號(hào)---數(shù)模轉(zhuǎn)換---AD數(shù)據(jù)邊沿檢測(cè)計(jì)數(shù)--根據(jù)門(mén)限計(jì)算頻率值。
-
贊(9)
回復(fù)(0)
登錄或新用戶(hù)注冊(cè)
- 微信登錄
- 密碼登錄
- 短信登錄
請(qǐng)用手機(jī)微信掃描下方二維碼
快速登錄或注冊(cè)新賬號(hào)
微信掃碼,手機(jī)電腦聯(lián)動(dòng)
注冊(cè)登錄即表示同意《儀器網(wǎng)服務(wù)條款》和《隱私協(xié)議》
熱門(mén)問(wèn)答
- 用fpga做個(gè)頻率計(jì)測(cè)量正弦波要加ad模塊嗎
2017-05-24 21:51:56
366
3
- 平時(shí)測(cè)量溫度都是用單個(gè)的熱電偶加變送器送到AD模塊來(lái)測(cè)量的,但是在
- 平時(shí)測(cè)量溫度都是用單個(gè)的熱電偶加變送器送到AD模塊來(lái)測(cè)量的,但是在很多燃機(jī)上面看到幾個(gè)高溫?zé)犭娕嫉妮敵鲞B到一起,匯總后輸出一個(gè)三芯的快接,想問(wèn)一下,這中間是把熱電偶模擬信號(hào)... 平時(shí)測(cè)量溫度都是用單個(gè)的熱電偶加變送器送到AD模塊來(lái)測(cè)量的,但是在很多燃機(jī)上面看到幾個(gè)高溫?zé)犭娕嫉妮敵鲞B到一起,匯總后輸出一個(gè)三芯的快接,想問(wèn)一下,這中間是把熱電偶模擬信號(hào)在匯總處轉(zhuǎn)換了,用總線方式輸出嗎? 展開(kāi)
2017-02-20 17:13:57
398
1
- FPGA,頻率計(jì),數(shù)碼管顯示問(wèn)題!
- 做頻率計(jì),到數(shù)碼管顯示,燒入板中,顯示亂碼,不知道什么問(wèn)題,也不知道掃描時(shí)鐘怎么設(shè)置,下面程序的CLK,指的是什么??求大神解答! LIBRARY IEEE; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity display is port(in7,in... 做頻率計(jì),到數(shù)碼管顯示,燒入板中,顯示亂碼,不知道什么問(wèn)題,也不知道掃描時(shí)鐘怎么設(shè)置,下面程序的CLK,指的是什么??求大神解答! LIBRARY IEEE; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity display is port(in7,in6,in5,in4,in3,in2,in1,in0:in std_logic_vector(3 downto 0); lout7:out std_logic_vector(7 downto 0); SEL:OUT STD_LOGIC_VECTOR(2 DOWNTO 0); clk:in std_logic ); end display; architecture phtao of display is signal s:std_logic_vector(2 downto 0); signal lout4:std_logic_vector(3 downto 0); begin process (clk) begin if (clk'event and clk='1')then if (s="111") then s<="000"; else s<=s+1; end if; end if; sel<=s; end process; process (s) begin case s is when "000"=>lout4<=in6; when "001"=>lout4<=in5; when "010"=>lout4<=in4; when "011"=>lout4<="0000"; when "100"=>lout4<=in3; when "101"=>lout4<=in2; when "110"=>lout4<=in1; when "111"=>lout4<="0000"; when others=>lout4<="XXXX"; end case; case lout4 is when "0000"=>lout7<="00111111"; when "0001"=>lout7<="00000110"; when "0010"=>lout7<="01011011"; when "0011"=>lout7<="01001111"; when "0100"=>lout7<="01100110"; when "0101"=>lout7<="01101101"; when "0110"=>lout7<="01111101"; when "0111"=>lout7<="00000111"; when "1000"=>lout7<="01111111"; when "1001"=>lout7<="01100111"; when "1010"=>lout7<="00111111"; when "1111"=>lout7<="01000000"; when others=>lout7<="XXXXXXXX"; end case; end process; end phtao; 展開(kāi)
2015-07-04 01:06:37
692
2
- 基于FPGA正弦波發(fā)生器的設(shè)計(jì)
- 二、設(shè)計(jì)目標(biāo):1)設(shè)計(jì)一個(gè)正弦信號(hào)發(fā)生器,并確定頻率范圍;2)實(shí)現(xiàn)頻率的步進(jìn)可調(diào)功能;3)確定信號(hào)發(fā)生器的穩(wěn)定性及其頻率精度;4)實(shí)現(xiàn)頻率和幅度的顯示功能。我的QQ:185574352急... 二、設(shè)計(jì)目標(biāo): 1)設(shè)計(jì)一個(gè)正弦信號(hào)發(fā)生器,并確定頻率范圍; 2)實(shí)現(xiàn)頻率的步進(jìn)可調(diào)功能; 3)確定信號(hào)發(fā)生器的穩(wěn)定性及其頻率精度; 4)實(shí)現(xiàn)頻率和幅度的顯示功能。 我的QQ:185574352 急求?。。。。。。。。。。。。。。? 展開(kāi)
2011-05-02 04:07:00
439
4
- 基于FPGA 的簡(jiǎn)易頻率計(jì)設(shè)計(jì)
- 基于FPGA 的簡(jiǎn)易頻率計(jì)設(shè)計(jì) 利用FFT模塊(點(diǎn)數(shù)512)對(duì)信號(hào)進(jìn)行頻譜分析,用SignalTap 顯示頻譜 設(shè)計(jì)程序找出頻率值。
2015-11-21 07:30:29
489
1
- C8051F020和FPGA,等精度頻率計(jì),F(xiàn)PGA通過(guò)SPI把八位數(shù)據(jù)發(fā)到單片機(jī),要怎么
- C8051F020和FPGA,等精度頻率計(jì),F(xiàn)PGA通過(guò)SPI把八位數(shù)據(jù)發(fā)到單片機(jī),要怎么編程,是在FPGA這邊編還是單片機(jī)這邊編,還是兩邊都要?要求是硬的SPI,不是軟SPI
2016-07-06 14:04:54
382
1
- 急求基于FPGA的頻率計(jì)設(shè)計(jì)
- 要求:測(cè)量范圍0.1HZ到50MHZ,測(cè)頻精度萬(wàn)分之一,脈寬測(cè)試范圍0.1s到1s,占空比精度1%到99%。(注:軟件用的是quartus 2)。 各程序的作用介紹詳細(xì)點(diǎn)(特別是上面幾個(gè)要求的地方),我會(huì)加分的,當(dāng)然能完成編譯和仿真的,我會(huì)加的更多??梢园俣雀郊l(fā)給我。Z... 要求:測(cè)量范圍0.1HZ到50MHZ,測(cè)頻精度萬(wàn)分之一,脈寬測(cè)試范圍0.1s到1s,占空比精度1%到99%。(注:軟件用的是quartus 2)。 各程序的作用介紹詳細(xì)點(diǎn)(特別是上面幾個(gè)要求的地方),我會(huì)加分的,當(dāng)然能完成編譯和仿真的,我會(huì)加的更多。可以百度附件發(fā)給我。Z后,謝謝。 展開(kāi)
2013-12-09 05:14:34
426
2
- 做個(gè)DDS信號(hào)發(fā)生器用altera公司的什么FPGA芯片?為什么?謝謝
2012-05-13 01:17:58
397
2
- 基于FPGA的高精度DDS頻率計(jì)的設(shè)計(jì)
- 課題要求是 基于FPGA設(shè)計(jì)輸出100KHz到1MHz +/- 1KHz的正弦波頻率, 1KHz步進(jìn),并用數(shù)模轉(zhuǎn)換器差分電路等得到穩(wěn)定的正弦波輸出。 (1) FPGA可采用CYCLONE。(2) 熟悉Verilog 和VHDL (3) 可通過(guò)數(shù)碼管或LCD顯示相關(guān)頻率數(shù)據(jù)。 求各路大神指點(diǎn)迷津 有消息請(qǐng)... 課題要求是 基于FPGA設(shè)計(jì)輸出100KHz到1MHz +/- 1KHz的正弦波頻率, 1KHz步進(jìn),并用數(shù)模轉(zhuǎn)換器差分電路等得到穩(wěn)定的正弦波輸出。 (1) FPGA可采用CYCLONE。(2) 熟悉Verilog 和VHDL (3) 可通過(guò)數(shù)碼管或LCD顯示相關(guān)頻率數(shù)據(jù)。 求各路大神指點(diǎn)迷津 有消息請(qǐng)聯(lián)系我詳談 重謝! 展開(kāi)
2015-04-22 13:25:59
364
1
- 基于FPGA的頻率計(jì)或萬(wàn)年歷的課程設(shè)計(jì)
- 我們?cè)谧龌贔PGA的課程設(shè)計(jì) 我選的是頻率計(jì)(萬(wàn)年歷也可以) 但是做不出來(lái)啊 誰(shuí)有這個(gè)報(bào)告 拜托發(fā)一份唄 馬上就要交了 要求 基于FPGA 使用Verilog HDL 語(yǔ)言編程序 軟件是Quartus II 我們用的開(kāi)發(fā)板是DE2-70 有的拜托發(fā)一份 看用戶(hù)名就... 我們?cè)谧龌贔PGA的課程設(shè)計(jì) 我選的是頻率計(jì)(萬(wàn)年歷也可以) 但是做不出來(lái)啊 誰(shuí)有這個(gè)報(bào)告 拜托發(fā)一份唄 馬上就要交了 要求 基于FPGA 使用Verilog HDL 語(yǔ)言編程序 軟件是Quartus II 我們用的開(kāi)發(fā)板是DE2-70 有的拜托發(fā)一份 看用戶(hù)名就知道怎么發(fā)了 拜托了 展開(kāi)
2015-01-08 03:30:20
413
4
- FPGA用verilog做一個(gè)頻率計(jì),得到二進(jìn)制的頻率數(shù)值怎么轉(zhuǎn)成十進(jìn)制?
- 得到要求信號(hào)的頻率之后(范圍在1k到10000k),這個(gè)數(shù)是二進(jìn)制的,然后要在數(shù)碼管上顯示成十進(jìn)制的數(shù),我想用case語(yǔ)句,該怎么做呢?新手求解答。
2012-02-21 17:51:51
488
1
- 求 基于FPGA的等精度頻率計(jì)設(shè)計(jì) 畢業(yè)論文
- 采用等精度測(cè)頻原理進(jìn)行數(shù)字頻率計(jì)設(shè)計(jì),小車(chē)了對(duì)被測(cè)信號(hào)計(jì)數(shù)產(chǎn)生的誤差,測(cè)量精度得以提升。本課題要求完成基于FPGA的等精度頻率計(jì)的應(yīng)用方案設(shè)計(jì),并在DE2-70上進(jìn)行驗(yàn)證。 參數(shù)要求: 測(cè)量信號(hào)為方波,頻率范圍:1HZ~9999Hz 測(cè)量誤差<0.017% 采用液晶模... 采用等精度測(cè)頻原理進(jìn)行數(shù)字頻率計(jì)設(shè)計(jì),小車(chē)了對(duì)被測(cè)信號(hào)計(jì)數(shù)產(chǎn)生的誤差,測(cè)量精度得以提升。本課題要求完成基于FPGA的等精度頻率計(jì)的應(yīng)用方案設(shè)計(jì),并在DE2-70上進(jìn)行驗(yàn)證。 參數(shù)要求: 測(cè)量信號(hào)為方波,頻率范圍:1HZ~9999Hz 測(cè)量誤差<0.017% 采用液晶模塊進(jìn)行顯示,顯示刷下時(shí)間1~3秒可調(diào) 具有清零功能 各位大神可以發(fā)我QQ郵箱 395107842@qq.com 謝謝了!! 展開(kāi)
2011-12-21 06:18:14
512
2
- 用光標(biāo)功能測(cè)量正弦波周期的步驟
2017-03-30 13:00:23
583
1
- FPGA在AD高速數(shù)據(jù)采集中什么作用?怎么實(shí)現(xiàn)的?
2017-08-24 17:06:40
412
1
- 做個(gè)模具要多少設(shè)備
- 一般簡(jiǎn)單的模具,一開(kāi)一合,Z多加個(gè)滑塊的那種模具。 這種模具加工需要多少機(jī)器? 需要加工ZX嗎?磨床,銑床,鉆床,車(chē)床,電火花,線切割這些都需要嗎? 公司原來(lái)模具是委外的,但溝通太繁瑣,故想自己開(kāi)。 開(kāi)個(gè)這種簡(jiǎn)單模具的作坊需要多少機(jī)器和人員... 一般簡(jiǎn)單的模具,一開(kāi)一合,Z多加個(gè)滑塊的那種模具。 這種模具加工需要多少機(jī)器? 需要加工ZX嗎?磨床,銑床,鉆床,車(chē)床,電火花,線切割這些都需要嗎? 公司原來(lái)模具是委外的,但溝通太繁瑣,故想自己開(kāi)。 開(kāi)個(gè)這種簡(jiǎn)單模具的作坊需要多少機(jī)器和人員? 模具做的不多,估計(jì)一個(gè)月就幾套,平時(shí)再兼顧修修模具那種。 這樣下來(lái)大致需要多少投入?買(mǎi)那些機(jī)器?招多少人員? 展開(kāi)
2017-10-25 01:37:47
585
1
- 做個(gè)物理ZL要多少錢(qián)
2018-11-16 08:55:11
391
0
- 在微波實(shí)驗(yàn)中用頻率計(jì)測(cè)量振蕩源頻率后,為什么要失頻率計(jì)?
- 在微波實(shí)驗(yàn)中用頻率計(jì)測(cè)量振蕩源頻率后,為什么要失頻率計(jì)?
2008-05-26 08:12:16
420
1
- fpga做頻率計(jì),用數(shù)碼管顯示是出現(xiàn)了這樣的情況 是怎么回事?
- 細(xì)看能看出來(lái)那個(gè)1里面還有一個(gè)不怎么亮的3,這幾個(gè)數(shù)字都有重影
2015-05-16 03:57:49
448
2
- fpga用頻率計(jì)測(cè)得的二進(jìn)制數(shù)如何在VGA上顯示出來(lái)求代碼
- 關(guān)于FPGA的程序
2014-01-10 05:46:00
358
2
4月突出貢獻(xiàn)榜
推薦主頁(yè)
最新話題





參與評(píng)論
登錄后參與評(píng)論