全部評(píng)論(1條)
-
- eryrejk 2016-03-04 00:00:00
- 基于EDA的8位十進(jìn)制頻率計(jì)設(shè)計(jì)同學(xué)找到你要的了嗎,,我有
-
贊(4)
回復(fù)(0)
登錄或新用戶注冊(cè)
- 微信登錄
- 密碼登錄
- 短信登錄
請(qǐng)用手機(jī)微信掃描下方二維碼
快速登錄或注冊(cè)新賬號(hào)
微信掃碼,手機(jī)電腦聯(lián)動(dòng)
注冊(cè)登錄即表示同意《儀器網(wǎng)服務(wù)條款》和《隱私協(xié)議》
熱門問答
- 基于EDA的8位十進(jìn)制頻率計(jì)設(shè)計(jì)
2016-03-03 23:24:11
374
1
- 求助,8位十進(jìn)制數(shù)字頻率計(jì)的設(shè)計(jì)
2017-01-07 01:38:32
520
1
- 基于單片機(jī)的頻率計(jì)設(shè)計(jì)
- 設(shè)計(jì)要求設(shè)計(jì)一個(gè)以單片機(jī)為核心的頻率測(cè)量裝置。使用AT89C51單片機(jī)的定時(shí)器/計(jì)數(shù)器的定時(shí)和計(jì)數(shù)功能,外部擴(kuò)展6位LED數(shù)碼管,要求累計(jì)每秒進(jìn)入單片機(jī)的外部脈沖個(gè)數(shù),用LED數(shù)碼管顯示出來。(1)被測(cè)頻率fx<110Hz,采用測(cè)周法,顯示頻率×××. ×××;fx>1... 設(shè)計(jì)要求設(shè)計(jì)一個(gè)以單片機(jī)為核心的頻率測(cè)量裝置。使用AT89C51單片機(jī)的定時(shí)器/計(jì)數(shù)器的定時(shí)和計(jì)數(shù)功能,外部擴(kuò)展6位LED數(shù)碼管,要求累計(jì)每秒進(jìn)入單片機(jī)的外部脈沖個(gè)數(shù),用LED數(shù)碼管顯示出來。(1)被測(cè)頻率fx<110Hz,采用測(cè)周法,顯示頻率×××. ×××;fx>110Hz,采用測(cè)頻法,顯示頻率××××××。(2)利用鍵盤分段測(cè)量和自動(dòng)分段測(cè)量。(3)完成單脈沖測(cè)量,輸入脈沖寬度范圍是100ms~0.1s。(4)顯示脈沖寬度要求如下。Tx<1000ms,顯示脈沖寬度×××。Tx>1000ms,顯示脈沖寬度××××。 求大神給個(gè)程序,給個(gè)設(shè)計(jì)方,您之前給的失效了,謝謝大神 展開
2016-07-07 19:24:28
397
1
- 基于vhdl語言的8位數(shù)字頻率計(jì)的設(shè)計(jì)
- 論文要求:測(cè)量從1Hz到9999的信號(hào)頻率,并將被測(cè)信 的頻率在數(shù)碼管上顯示出來,采用文本和圖形混合設(shè)計(jì)的方法! 請(qǐng)高人指點(diǎn)一下!我實(shí)在是不懂,Z好能給我發(fā)一份設(shè)計(jì),郵箱是945876736@qq.com!萬分感謝!!!!
2010-03-14 18:18:36
366
2
- 基于FPGA 的簡易頻率計(jì)設(shè)計(jì)
- 基于FPGA 的簡易頻率計(jì)設(shè)計(jì) 利用FFT模塊(點(diǎn)數(shù)512)對(duì)信號(hào)進(jìn)行頻譜分析,用SignalTap 顯示頻譜 設(shè)計(jì)程序找出頻率值。
2015-11-21 07:30:29
487
1
- 急求基于FPGA的頻率計(jì)設(shè)計(jì)
- 要求:測(cè)量范圍0.1HZ到50MHZ,測(cè)頻精度萬分之一,脈寬測(cè)試范圍0.1s到1s,占空比精度1%到99%。(注:軟件用的是quartus 2)。 各程序的作用介紹詳細(xì)點(diǎn)(特別是上面幾個(gè)要求的地方),我會(huì)加分的,當(dāng)然能完成編譯和仿真的,我會(huì)加的更多。可以百度附件發(fā)給我。Z... 要求:測(cè)量范圍0.1HZ到50MHZ,測(cè)頻精度萬分之一,脈寬測(cè)試范圍0.1s到1s,占空比精度1%到99%。(注:軟件用的是quartus 2)。 各程序的作用介紹詳細(xì)點(diǎn)(特別是上面幾個(gè)要求的地方),我會(huì)加分的,當(dāng)然能完成編譯和仿真的,我會(huì)加的更多。可以百度附件發(fā)給我。Z后,謝謝。 展開
2013-12-09 05:14:34
424
2
- 求基于VHDL的四位十進(jìn)制頻率計(jì) 要求顯示輸出,謝謝啦
2011-03-10 12:15:10
381
1
- 設(shè)計(jì)一個(gè)4位十進(jìn)制數(shù)顯示的數(shù)字式頻率計(jì).要求如下:
- 設(shè)計(jì)一個(gè)4 位十進(jìn)制數(shù)字顯示的數(shù)字式頻率計(jì)。要求如下: ①4 位十進(jìn)制數(shù)字顯示的數(shù)學(xué)式頻率計(jì), 其頻率測(cè)量范圍為10~9999KHz, 測(cè)量單位為KHz。 ②要求量程能夠轉(zhuǎn)換( 即測(cè)幾十到幾百千(KHz)時(shí), 有小數(shù)點(diǎn)顯示, 前者顯示小數(shù)點(diǎn)后2 位, 后者顯示小數(shù)點(diǎn)后1 位。) ... 設(shè)計(jì)一個(gè)4 位十進(jìn)制數(shù)字顯示的數(shù)字式頻率計(jì)。要求如下: ①4 位十進(jìn)制數(shù)字顯示的數(shù)學(xué)式頻率計(jì), 其頻率測(cè)量范圍為10~9999KHz, 測(cè)量單位為KHz。 ②要求量程能夠轉(zhuǎn)換( 即測(cè)幾十到幾百千(KHz)時(shí), 有小數(shù)點(diǎn)顯示, 前者顯示小數(shù)點(diǎn)后2 位, 后者顯示小數(shù)點(diǎn)后1 位。) ③當(dāng)輸入的信號(hào)小于10KHz 時(shí), 輸出顯示全0;當(dāng)輸入的信號(hào)大于9999KHz 時(shí), 輸出顯示全KHz。 展開
2018-11-14 07:16:09
378
0
- 基于FPGA的高精度DDS頻率計(jì)的設(shè)計(jì)
- 課題要求是 基于FPGA設(shè)計(jì)輸出100KHz到1MHz +/- 1KHz的正弦波頻率, 1KHz步進(jìn),并用數(shù)模轉(zhuǎn)換器差分電路等得到穩(wěn)定的正弦波輸出。 (1) FPGA可采用CYCLONE。(2) 熟悉Verilog 和VHDL (3) 可通過數(shù)碼管或LCD顯示相關(guān)頻率數(shù)據(jù)。 求各路大神指點(diǎn)迷津 有消息請(qǐng)... 課題要求是 基于FPGA設(shè)計(jì)輸出100KHz到1MHz +/- 1KHz的正弦波頻率, 1KHz步進(jìn),并用數(shù)模轉(zhuǎn)換器差分電路等得到穩(wěn)定的正弦波輸出。 (1) FPGA可采用CYCLONE。(2) 熟悉Verilog 和VHDL (3) 可通過數(shù)碼管或LCD顯示相關(guān)頻率數(shù)據(jù)。 求各路大神指點(diǎn)迷津 有消息請(qǐng)聯(lián)系我詳談 重謝! 展開
2015-04-22 13:25:59
362
1
- 基于AT89S52單片機(jī)的簡易頻率計(jì)的設(shè)計(jì)
- 要求: (1)測(cè)量范圍。幅度:0.5V~5V;頻率1HZ~1MHZ。 (2)測(cè)試誤差≤0.1%。 (3)用4位數(shù)碼管顯示,當(dāng)頻率變化時(shí),能通過數(shù)碼管及時(shí)的看到變化后的頻率
2015-01-14 10:41:12
491
2
- 基于nois2頻率計(jì)設(shè)計(jì)可以用什么語言
2015-03-29 00:36:58
389
1
- 求基于EDA的數(shù)字頻率計(jì)
- 求基于EDA的數(shù)字頻率計(jì) 要求: 1、輸入為矩形脈沖,頻率范圍0~99MHz; 2、用五位數(shù)碼管顯示;只顯示Z后的結(jié)果,不要將計(jì)數(shù)過程顯示出來; 3、單位為Hz和KHz兩檔,自動(dòng)切換。 誰幫個(gè)忙啊,謝謝啦?。?
2018-11-30 23:32:45
446
0
- EDA設(shè)計(jì):數(shù)字頻率計(jì)
- 要求: 1.輸入為矩形脈沖,頻率范圍0~99MHz; 2.用五位數(shù)碼管顯示;只顯示Z后的結(jié)果,不要將計(jì)數(shù)過程顯示出來; 3.單位為Hz和KHz兩檔,自動(dòng)切換。
2010-09-02 01:51:07
331
1
- 【EDA課程設(shè)計(jì)】如何設(shè)計(jì)一個(gè)能測(cè)量方波信號(hào)的頻率的頻率計(jì)?
- 1、FPGAZ小系統(tǒng)設(shè)計(jì); 2、VHDL設(shè)計(jì)。 測(cè)量的頻率范圍是0?999999Hz。 結(jié)果用十進(jìn)制數(shù)顯示。 求設(shè)計(jì)報(bào)告!
2010-07-14 14:58:06
457
1
- 求 基于FPGA的等精度頻率計(jì)設(shè)計(jì) 畢業(yè)論文
- 采用等精度測(cè)頻原理進(jìn)行數(shù)字頻率計(jì)設(shè)計(jì),小車了對(duì)被測(cè)信號(hào)計(jì)數(shù)產(chǎn)生的誤差,測(cè)量精度得以提升。本課題要求完成基于FPGA的等精度頻率計(jì)的應(yīng)用方案設(shè)計(jì),并在DE2-70上進(jìn)行驗(yàn)證。 參數(shù)要求: 測(cè)量信號(hào)為方波,頻率范圍:1HZ~9999Hz 測(cè)量誤差<0.017% 采用液晶模... 采用等精度測(cè)頻原理進(jìn)行數(shù)字頻率計(jì)設(shè)計(jì),小車了對(duì)被測(cè)信號(hào)計(jì)數(shù)產(chǎn)生的誤差,測(cè)量精度得以提升。本課題要求完成基于FPGA的等精度頻率計(jì)的應(yīng)用方案設(shè)計(jì),并在DE2-70上進(jìn)行驗(yàn)證。 參數(shù)要求: 測(cè)量信號(hào)為方波,頻率范圍:1HZ~9999Hz 測(cè)量誤差<0.017% 采用液晶模塊進(jìn)行顯示,顯示刷下時(shí)間1~3秒可調(diào) 具有清零功能 各位大神可以發(fā)我QQ郵箱 395107842@qq.com 謝謝了!! 展開
2011-12-21 06:18:14
512
2
- 基于單片機(jī)的頻率計(jì)
- 哪位大俠有基于單片機(jī)頻率計(jì)的設(shè)計(jì),范圍1HZ到100MHZ,希望能不吝賜教啊。自己做的頻率計(jì)仿真達(dá)不到要求。只能達(dá)到10M,卡在哪了,做不下去了。O(∩_∩)O謝謝了。
2012-05-08 03:40:25
302
3
- 基于單片機(jī)的頻率計(jì)設(shè)計(jì)用LM016L顯示簡單嗎
2015-03-29 03:57:41
350
5
- 怎樣擴(kuò)展為8位10進(jìn)制頻率計(jì)
2018-12-02 04:15:01
284
0
- 51單片機(jī)---------基于簡單IO口的LCD顯示頻率計(jì)設(shè)計(jì)
- 求報(bào)告!?。?
2013-12-04 17:40:52
459
1
4月突出貢獻(xiàn)榜
推薦主頁
最新話題





參與評(píng)論
登錄后參與評(píng)論