VHDL 畢業(yè)設(shè)計(jì)正弦信號(hào)發(fā)生器FPGA開(kāi) 發(fā)板和DA模塊(實(shí)體硬件)應(yīng)該怎么相連。
-
我畫(huà)的原理圖對(duì)嗎?那個(gè)地方就是把q分配引腳使它們與DA模塊配對(duì)是不是?... 我畫(huà)的原理圖對(duì)嗎? 那個(gè)地方就是把q分 配引腳使它們與DA模塊配對(duì)是不是? 展開(kāi)
全部評(píng)論(0條)
登錄或新用戶注冊(cè)
- 微信登錄
- 密碼登錄
- 短信登錄
請(qǐng)用手機(jī)微信掃描下方二維碼
快速登錄或注冊(cè)新賬號(hào)
微信掃碼,手機(jī)電腦聯(lián)動(dòng)
注冊(cè)登錄即表示同意《儀器網(wǎng)服務(wù)條款》和《隱私協(xié)議》
熱門(mén)問(wèn)答
- VHDL 畢業(yè)設(shè)計(jì)正弦信號(hào)發(fā)生器FPGA開(kāi) 發(fā)板和DA模塊(實(shí)體硬件)應(yīng)該怎么相連。
- 我畫(huà)的原理圖對(duì)嗎?那個(gè)地方就是把q分配引腳使它們與DA模塊配對(duì)是不是?... 我畫(huà)的原理圖對(duì)嗎? 那個(gè)地方就是把q分 配引腳使它們與DA模塊配對(duì)是不是? 展開(kāi)
2018-11-17 19:12:00
402
0
- 女生畢業(yè)設(shè)計(jì) 基于FPGA的正弦信號(hào)發(fā)生器 請(qǐng)教問(wèn)題
- 我有一塊黑金開(kāi)發(fā)板,然后還有一塊DAAD模塊,現(xiàn)在波形數(shù)據(jù)那些都弄出來(lái)了,不知道怎么使開(kāi)發(fā)板和DA模塊相關(guān)聯(lián)然后通過(guò)示波器觀察波形,我是直接將ROM里的輸出q直接和模塊的IO口相連,... 我有一塊黑金開(kāi)發(fā)板,然后還有一塊DAAD模塊,現(xiàn)在波形數(shù)據(jù)那些都弄出來(lái)了,不知道怎么使開(kāi)發(fā)板和DA模塊相關(guān)聯(lián)然后通過(guò)示波器觀察波形,我是直接將ROM里的輸出q直接和模塊的IO口相連,沒(méi)管DACLK,這樣不對(duì)吧,真的不知道怎么弄了,請(qǐng)教各位大佬們,謝謝回答。還有我沒(méi)有像圖中的那樣q出來(lái)還外接DAC[9..0],請(qǐng)問(wèn)需要嗎? 展開(kāi)
2018-11-30 16:58:06
344
0
- FPGA中,正弦信號(hào)發(fā)生器的作用是什么?
2018-07-02 11:43:19
406
1
- 求助請(qǐng)教基于FPGA的verilog正弦信號(hào)發(fā)生器設(shè)計(jì)
- 附帶程序,Z好有注解... 附帶程序,Z好有注解 展開(kāi)
2012-05-03 15:02:14
426
1
- 正弦信號(hào)發(fā)生器
- 1。正弦波輸出頻率范圍:1KH-10MH;2。具有頻率設(shè)置功能,頻率步進(jìn):100H;3。輸出信號(hào)頻率穩(wěn)定度,優(yōu)于10的負(fù)4次方4。輸出電壓幅度:在50歐負(fù)載電阻上的電壓蜂-峰值Vopp>=1V;5。失真... 1。正弦波輸出頻率范圍:1KH-10MH; 2。具有頻率設(shè)置功能,頻率步進(jìn):100H; 3。輸出信號(hào)頻率穩(wěn)定度,優(yōu)于10的負(fù)4次方 4。輸出電壓幅度:在50歐負(fù)載電阻上的電壓蜂-峰值Vopp>=1V; 5。失真度:用示波器觀察時(shí)無(wú)明顯失真 我需要一個(gè)原理圖,和計(jì)算方法。 展開(kāi)
2009-07-23 13:14:51
524
3
- 單片機(jī)正弦信號(hào)發(fā)生器
- 用的是82C51接上一個(gè)DAC0832,用匯編語(yǔ)言寫(xiě)程序,對(duì)正弦波一個(gè)周期取256個(gè)樣點(diǎn),然后放進(jìn)表格,上半波是正數(shù),數(shù)據(jù)從00H開(kāi)始到FFH再到00H,但是下半波是負(fù)數(shù)應(yīng)該怎么寫(xiě)?比如-6是FAH,... 用的是82C51接上一個(gè)DAC0832,用匯編語(yǔ)言寫(xiě)程序,對(duì)正弦波一個(gè)周期取256個(gè)樣點(diǎn),然后放進(jìn)表格,上半波是正數(shù),數(shù)據(jù)從00H開(kāi)始到FFH再到00H,但是下半波是負(fù)數(shù)應(yīng)該怎么寫(xiě)?比如-6是FAH,但是這在上半波已經(jīng)出現(xiàn)了 展開(kāi)
2012-12-28 04:22:02
413
2
- 音頻信號(hào)發(fā)生器畢業(yè)設(shè)計(jì)
- 1.頻率范圍(帶寬):200HZ~20KHZ2.輸出電壓(連續(xù)可調(diào))3.非線性失真(在頻率范圍內(nèi))4.負(fù)載電阻為30我不知道從何下手.................. 1.頻率范圍(帶寬):200HZ~20KHZ 2.輸出電壓 (連續(xù)可調(diào)) 3.非線性失真(在頻率范圍內(nèi)) 4.負(fù)載電阻 為30 我不知道從何下手............... 展開(kāi)
2010-03-13 14:25:28
441
2
- 正弦信號(hào)發(fā)生器如何設(shè)計(jì)
2018-11-23 21:08:53
388
0
- 求基于FPGA的信號(hào)發(fā)生器 畢業(yè)設(shè)計(jì)
- 設(shè)計(jì)一種基于FPGA的新型可調(diào)信號(hào)發(fā)生器,要求通過(guò)QuartusII軟件及VHDL編程語(yǔ)言設(shè)計(jì)定制數(shù)據(jù)ROM,并通過(guò)地址指針讀取ROM中不同區(qū)域的數(shù)據(jù),根據(jù)讀取數(shù)據(jù)間隔的不同,實(shí)現(xiàn)調(diào)整頻率功能。... 設(shè)計(jì)一種基于FPGA的新型可調(diào)信號(hào)發(fā)生器,要求通過(guò)QuartusII軟件及VHDL編程語(yǔ)言設(shè)計(jì)定制數(shù)據(jù)ROM,并通過(guò)地址指針讀取ROM中不同區(qū)域的數(shù)據(jù),根據(jù)讀取數(shù)據(jù)間隔的不同,實(shí)現(xiàn)調(diào)整頻率功能。設(shè)計(jì)要求可產(chǎn)生正弦波、方波、三角波和鋸齒波4種波形信號(hào)。郵箱:564710692@qq.com 多謝~ 展開(kāi)
2012-04-07 19:14:23
486
2
- 2.設(shè)計(jì)一個(gè)正弦信號(hào)發(fā)生器。
- 2.設(shè)計(jì)一個(gè)正弦信號(hào)發(fā)生器。要求:(1)正弦波輸出頻率范圍:1kHz~2MHz;(2)具有頻率調(diào)節(jié)功能(頻率可調(diào));(3)輸出信號(hào)頻率穩(wěn)定度:優(yōu)于10-2;(4)輸出電壓幅度:在負(fù)載電阻上... 2.設(shè)計(jì)一個(gè)正弦信號(hào)發(fā)生器。要求: (1)正弦波輸出頻率范圍:1kHz~2MHz; (2)具有頻率調(diào)節(jié)功能(頻率可調(diào)); (3)輸出信號(hào)頻率穩(wěn)定度:優(yōu)于10-2; (4)輸出電壓幅度:在 負(fù)載電阻上的電壓峰-峰值Vopp≥1V; 大俠些,麻煩了,幫我設(shè)計(jì)一下,特別是那個(gè)頻率可調(diào)1kHz-2MHz,網(wǎng)友laohuzhou88給的參考很不錯(cuò),謝謝你了,不過(guò)現(xiàn)在我是初學(xué)者,還需要一些指點(diǎn),成了再加分! 展開(kāi)
2008-10-21 07:53:37
504
3
- 有關(guān)正弦信號(hào)發(fā)生器的畢業(yè)論文
- 快畢業(yè)了,論文是Z頭疼的,請(qǐng)各路大俠出手救救阿,不勝感激?。。?!... 快畢業(yè)了,論文是Z頭疼的,請(qǐng)各路大俠出手救救阿,不勝感激?。。?! 展開(kāi)
2009-03-03 21:08:34
510
1
- 基于cordic正弦信號(hào)發(fā)生器怎么做
2017-05-01 02:55:37
329
1
- EDA高手進(jìn)來(lái),幫忙用VHDL語(yǔ)言寫(xiě)一個(gè)可控正弦信號(hào)發(fā)生器。有完整論文更好
2012-02-20 12:01:19
351
1
- 設(shè)計(jì)并制作一個(gè)正弦信號(hào)發(fā)生器。
- 設(shè)計(jì)并制作一個(gè)正弦信號(hào)發(fā)生器。(1)設(shè)計(jì)制作的技術(shù)指標(biāo)要求:1)正弦波輸出頻率范圍:1kHz~10MHz;2)輸出信號(hào)頻率穩(wěn)定度:優(yōu)于10-4;3)輸出電壓幅度:在負(fù)載電阻上的電壓峰-峰值... 設(shè)計(jì)并制作一個(gè)正弦信號(hào)發(fā)生器。 (1)設(shè)計(jì)制作的技術(shù)指標(biāo)要求: 1)正弦波輸出頻率范圍:1kHz~10MHz; 2)輸出信號(hào)頻率穩(wěn)定度:優(yōu)于10-4; 3)輸出電壓幅度:在 負(fù)載電阻上的電壓峰-峰值Vopp≥1V; 4)失真度:用示波器觀察時(shí)無(wú)明顯失真。 展開(kāi)
2013-12-11 04:04:32
442
3
- 基于FPGA的正弦信號(hào)發(fā)生器 大佬們點(diǎn)進(jìn)來(lái)瞅一眼哇 謝謝 謝謝 謝謝了
- 我有一塊FPGA開(kāi)發(fā)板和一個(gè)DA模塊,分開(kāi)的?,F(xiàn)在想解決的問(wèn)題是在示波器上觀察波形,是不是需要把圖中的q分配到DA模塊的引腳中去,連同DA_CLK。然后通過(guò)示波器就可以看到波形了?希望大... 我有一塊FPGA開(kāi)發(fā)板和一個(gè)DA模塊,分開(kāi)的?,F(xiàn)在想解決的問(wèn)題是在示波器上觀察波形,是不是需要把圖中的q分配到DA模塊的引腳中去,連同DA_CLK。然后通過(guò)示波器就可以看到波形了? 希望大家指點(diǎn)迷津。 展開(kāi)
2018-12-04 17:34:25
410
0
- 如何利用da模塊測(cè)試電機(jī)的轉(zhuǎn)矩
2017-09-19 14:10:28
481
1
- fpga芯片是怎么識(shí)別,執(zhí)行Vhdl語(yǔ)言的????求了解芯片內(nèi)部結(jié)構(gòu)???
2011-10-14 15:44:20
382
2
- 基于FPGA正弦波發(fā)生器的設(shè)計(jì)
- 二、設(shè)計(jì)目標(biāo):1)設(shè)計(jì)一個(gè)正弦信號(hào)發(fā)生器,并確定頻率范圍;2)實(shí)現(xiàn)頻率的步進(jìn)可調(diào)功能;3)確定信號(hào)發(fā)生器的穩(wěn)定性及其頻率精度;4)實(shí)現(xiàn)頻率和幅度的顯示功能。我的QQ:185574352急... 二、設(shè)計(jì)目標(biāo): 1)設(shè)計(jì)一個(gè)正弦信號(hào)發(fā)生器,并確定頻率范圍; 2)實(shí)現(xiàn)頻率的步進(jìn)可調(diào)功能; 3)確定信號(hào)發(fā)生器的穩(wěn)定性及其頻率精度; 4)實(shí)現(xiàn)頻率和幅度的顯示功能。 我的QQ:185574352 急求?。。。。。。。。。。。。。?! 展開(kāi)
2011-05-02 04:07:00
439
4
- 單片機(jī)+DAC0832做的正弦信號(hào)發(fā)生器,輸出頻率怎么算?
2013-05-01 23:25:10
332
1
- 我需要設(shè)計(jì)制作一個(gè)正弦信號(hào)發(fā)生器
- 1、基本要求(1)正弦波輸出頻率范圍:1kHz~10MHz;(2)具有頻率設(shè)置功能,頻率步進(jìn):100Hz;(3)輸出信號(hào)頻率穩(wěn)定度:優(yōu)于10-4;(4)輸出電壓幅度:在負(fù)載電阻上的電壓峰-峰值Vo... 1、基本要求 (1)正弦波輸出頻率范圍:1kHz~10MHz; (2)具有頻率設(shè)置功能,頻率步進(jìn):100Hz; (3)輸出信號(hào)頻率穩(wěn)定度:優(yōu)于10-4; (4)輸出電壓幅度:在 負(fù)載電阻上的電壓峰-峰值Vopp≥1V; 展開(kāi)
2011-06-13 01:46:22
437
5
4月突出貢獻(xiàn)榜
推薦主頁(yè)
最新話題





參與評(píng)論
登錄后參與評(píng)論